1. 逻辑门电路的符号及其外部特性
2. 组合逻辑电路的分析3. 组合逻辑电路的设计4. 中规模集成电路的逻辑设计5. 组合逻辑电路的险象1. 正负逻辑
若用逻辑“1”表示高电平,逻辑“0”表示低电平,则称该体制为正逻辑体制;反之,若用逻辑“0”表示高电平,逻辑“1”表示低电平,则称为负逻辑体制。 正逻辑下的与门 ,在负逻辑下却实现或逻辑运算。正逻辑的或门 ,在负逻辑中实现与运算;正逻辑的非门 ,在负逻辑中仍然实现非运算。组合逻辑电路的分析步骤:
(1) 根据逻辑电路图,从输入端到输出端逐级写出逻辑表达式。(2) 利用公式法或卡诺图法,对所得逻辑表达式进行化简,得到最简逻辑表达式。(3) 根据所得到的最简表达式列出真值表。(4) 依据真值表或最简表达式,对逻辑电路进行分析,确定其逻辑功能,并做出文字描述或是进行电路改进。 例子:![](https://images0.cnblogs.com/i/606736/201406/121509158423563.jpg)
![](https://images0.cnblogs.com/i/606736/201406/121509222802229.jpg)
![](https://images0.cnblogs.com/i/606736/201406/121509293277009.jpg)
由真值表可看出,只有当3个输入变量中的两个或三个取值为1时,输出值为1,其它情况输出为0,所以该电路是一个多数表决电路,即用来判断输入变量中是否多数为1。
仔细观察上表,分析可发现,当输入变量中有奇数个“1”时,电路的输出为“0”;反之,为全“0”和有偶数个“1”时,电路的输出为“1”,所以该电路是一个奇偶校验器。